《實(shí)驗(yàn)一邏輯門電路的邏輯功能與性能參數(shù)測(cè)試.ppt》由會(huì)員分享,可在線閱讀,更多相關(guān)《實(shí)驗(yàn)一邏輯門電路的邏輯功能與性能參數(shù)測(cè)試.ppt(14頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
1、2012-3-20,實(shí)驗(yàn)一邏輯門電路的邏輯功能與性能參數(shù)測(cè)試,,一、實(shí)驗(yàn)?zāi)康?1熟悉數(shù)字萬(wàn)用表、示波器和數(shù)字電路基礎(chǔ)實(shí)驗(yàn)箱的使用; 2掌握TTL和CMOS與門主要參數(shù)的測(cè)試方法; 3了解門電路的電壓傳輸特性的測(cè)試方法; 4掌握74LS00與非門、74LS02或非門、74136異或門、74LS125三態(tài)門和CC4011門電路的邏輯功能; 5掌握三態(tài)門的邏輯功能。,2012-3-20,實(shí)驗(yàn)一 與非門測(cè)試,,二、預(yù)習(xí)要求,1了解TTL和CMOS與非門主要參數(shù)的定義和意義。 2熟悉各測(cè)試電路,了解測(cè)試原理及測(cè)試方法。 3熟悉74LS00、74LS02、74136、74LS125和CC4011的外引線排
2、列。 4畫實(shí)驗(yàn)電路和實(shí)驗(yàn)數(shù)據(jù)表格。,2012-3-20,三、實(shí)驗(yàn)內(nèi)容與要求,1、測(cè)量TTL與非門的主要參數(shù),,,,(1)輸出高電平VOH測(cè)試(圖1.1),(2)輸出低電平VOL測(cè)試(圖1.2),2012-3-20,,,TTL與非門的電源電壓只能是+5V TTL與非門多余輸入端處理:接+5V、并聯(lián) 、懸空。,,(3)輸入短路IIS測(cè)試(圖1.3),2012-3-20,,(4)扇出系數(shù)N的測(cè)試(圖1.4),NIOL/IIS8 為合格。,2012-3-20,2 .測(cè)量TTL與非門的電壓傳輸特性(選做),在示波器上用X-Y顯示方式觀察曲線,并用坐標(biāo)紙描繪出特性曲線,在曲線上標(biāo)出VOH、VOL、VON、
3、VOFF,計(jì)算VNH、VNL。如圖1.5 所示。,如圖1.5,2012-3-20,測(cè)試要點(diǎn): 1、首先:觀察Vi、VO波形(直流耦合方式)。 2、 示波器作為“X/Y”顯示方式。 3、找到電壓傳輸特性的坐標(biāo)原點(diǎn)。 4、畫出特性曲線并標(biāo)上出所有參數(shù)。,如何找“X、Y”軸坐標(biāo)原點(diǎn)?,2012-3-20,3. 與非門的邏輯功能要求:,,按與非門真值表逐項(xiàng)驗(yàn)證即可,4. CMOS與非門的測(cè)試,表1.1 TTL與非門功能表,(1)輸出高電平VOH,輸出高電平VOH是指在規(guī)定的電源電壓(例如5V)下,輸出端開路時(shí)的輸出高電平通常VOHVDD。,(2)輸出低電平VOL,輸出低電平VO是指在規(guī)定的電源電壓(例
4、如5V)下,輸出端開路時(shí)的輸出低電平通常VO。,(3)驗(yàn)證CC4011的邏輯功能(表格自列),2012-3-20,將其中任一輸入端接地,其余輸入端接高電平時(shí)測(cè)VOH;輸入端全部接高電平時(shí)測(cè)VO。如圖1.6所示。,2012-3-20,6、CMOS與非門的電壓傳輸特性(選做),CMOS與非門的電壓傳輸特性是指與非門輸出電 壓隨輸入電壓而變化的曲線。這個(gè)特性曲線很接近理想的電壓傳輸特性,是目前其它任何邏輯電路都比不上的,電壓傳輸特性曲線如圖1. 7所示。 CMOS與非門的電壓傳輸特性曲線測(cè)試方法與TTL 與非門的電壓傳輸特性曲線測(cè)試方法基本一樣只是將不用的輸入端接到電源VDD上即可,不得懸空。測(cè)試
5、電路如圖1. 8所示。,2012-3-20,從特性曲線上可知,CMOS與非門輸出的高電接近電源電壓VDD,輸出低電平接近V。VT為CMOS與非門的轉(zhuǎn)換電壓,也稱閾值電壓,即當(dāng)輸入電壓超過VT時(shí),輸出為低電平;當(dāng)輸入電壓低于VT時(shí),輸出為高電平如果的參數(shù)完全對(duì)稱,閾值電壓VT,2012-3-20,7、驗(yàn)證74LS02或非門和74136四異或門的邏輯功能(表格自列),8、驗(yàn)證74LS125的邏輯功能。,,2012-3-20,五、實(shí)驗(yàn)注意事項(xiàng),1、 TTL與非門不用的輸入端不能接低電平。 2、 TTL與非門的輸出端不能直接接+5V或地,也不能與其它輸出端并聯(lián)。 3、CMOS門的電源電壓為318V, 4、CMOS與非門不用的輸入端不能懸空,應(yīng)按邏輯功能接高電平VDD或低電平VSS。,四、實(shí)驗(yàn)報(bào)告要求,2012-3-20,六、思考題,1、TTL與非門和CMOS與非門有何異同點(diǎn)? 2、如何將與非門作為非門使用? 3、TTL或非門(或門)不用的輸入端應(yīng)如何處理?,